ANAVI выпускает программируемые на CircuitPython Macro Pad 12 и механические клавиатуры Arrows (краудфандинг)

ANAVI Technology выпустила еще две аппаратные механические клавиатуры с открытым исходным кодом на базе микроконтроллера Raspberry Pi RP2040, оснащенные OLED-дисплеем и программируемые с помощью CircuitPython: ANAVI Macro Pad 12 с 12 клавишами и ANAVI Arrows с четырьмя клавишами и поворотным энкодером.

Новые механические клавиатуры следуют устройствам ввода ANAVI Macro Pad 10 & Knobs, оснащенным тем же модулем микроконтроллера Seeed Studio XIAO RP2040 с прошивкой KMK, написанной с помощью CircuitPython, но с другими форм-факторами и функциями.

Читать далее «ANAVI выпускает программируемые на CircuitPython Macro Pad 12 и механические клавиатуры Arrows (краудфандинг)»

AntSDR E200 — SDR, подключенный к Gigabit Ethernet, с Xilinx Zynq SoC FPGA, поддерживает диапазон от 70 МГц до 6 ГГц (краудфандинг)

На днях мы писали о SDR-модуле uSDR M.2 на Crowd Supply, но оказалось, что на краудфандинговой платформе размещен еще один проект SDR (Software-Defined Radio) с платой AntSDR E200, оснащенной AMD Embedded Zynq 7020 SoC FPGA и набором микросхем Analog Devices AD9363 или AD9361 RF, обеспечивающих подключения Gigabit Ethernet к хосту.

Плата может работать в диапазоне 70 МГц — 6 ГГц с чипсетом AD9361 и в диапазоне 325 МГц — 3,8 ГГц с AD9363, поддерживает 2×2 MIMO с двумя антенными разъемами SMA и двумя разъемами U.FL, а также имеет возможность расширения интерфейсы для GPIO.

Читать далее «AntSDR E200 — SDR, подключенный к Gigabit Ethernet, с Xilinx Zynq SoC FPGA, поддерживает диапазон от 70 МГц до 6 ГГц (краудфандинг)»

uSDR — крошечная плата M.2 SDR, управляемая из веб-браузера (краудфандинг)

uSDR — это встроенная плата M.2 для программно-определяемой радиосвязи (SDR) на основе AMD Embedded Artix-7 FPGA, предназначенная для управления в браузерах Chrome, Opera или Edge без специальных драйверов или программного обеспечения благодаря технологии WebUSB.

Модуль можно вставить в любой совместимый хост или через адаптеры M.2, USB, mini PCIe или PCIe и использовать из веб-браузера с готовыми к использованию приложениями, такими как монитор спектра или анализатор сигналов, или с вашими собственными Приложение JavaScript, C/C++, Rust, Go или C# благодаря WebAssembly и проекту Emscripten .

Читать далее «uSDR — крошечная плата M.2 SDR, управляемая из веб-браузера (краудфандинг)»

Модуль MangoPi mCore-R818 питает 3,1-дюймовый портативный Android-планшет CyberPad

mCore-R818 — это первый случай, когда MangoPi использует конструктивное сочетание модуля core-lite и несущей платы. Как следует из названия, это AllWinner R818 SoM, объединяющий графический процессор Imagination PowerVR GE8300 для рендеринга пользовательского интерфейса, может управлять дисплеями MIPI DSI, LVDS и RGB, а также камерами через интерфейс MIPI CSI, интерфейсы 8MP/5MP/2MP.

Многофункциональная несущая плата, а также на грядущий Android-планшет Cyberpad с 3,1-дюймовым дисплеем работают на базе системы-на-модуле на базе процессора Allwinner R818.

Читать далее «Модуль MangoPi mCore-R818 питает 3,1-дюймовый портативный Android-планшет CyberPad»

Плата Pico-Ice сочетает в себе микроконтроллер Raspberry Pi RP2040 с Lattice ICE40 UltraPlus 5K FPGA

tinyVision.ai Pico-Ice — это плата для разработки с Raspberry Pi RP2040 MCU и Lattice ICE40 UltraPlus 5K FPGA, подключенными через 8-битную шину. Микроконтроллер Arm Cortex-M0+ обеспечивает синхронизацию FPGA и может напрямую программировать FPGA или выделенную флэш-память FPGA с помощью перетаскивания файла UF2.

Буквально несколько дней назад мы писали о плате LILYGO T-FPGA, которая сочетает в себе беспроводной ESP32-S3 MCU с FPGA Gowin, подключенным через 6-битную шину, а плата Pico-Ice предоставляет аналогичный вариант с другими чипами и без беспроводного подключения.

Читать далее «Плата Pico-Ice сочетает в себе микроконтроллер Raspberry Pi RP2040 с Lattice ICE40 UltraPlus 5K FPGA»

Библиотека zigpy-zboss делает ключи Nordic Semi nRF52840 Zigbee совместимыми с Home Assistant

zigpy-zboss — это библиотека Python, которая добавляет поддержку модулей Nordic Semiconductor nRF52840 в проект стека Python Zigbee с открытым исходным кодом zigpy, а также другие радиомодули Network Co-Processor, на которых работает прошивка на основе ZBOSS Open Initiative (ZOI). Это обеспечивает интеграцию с совместимыми реализациями шлюза Zigbee, такими как компонент интеграции ZHA Home Assistant, и позволяет пользователям напрямую управлять устройствами Zigbee от широкого круга производителей, таких как IKEA, Philips Hue, SmartSung SmartThings, ITEAD SONOFF, Xiaomi Aqara и другие.

Интеграция ZHA Home Assistant уже работала с ключами Zigbee на базе микроконтроллеров Silicon Labs Mighty Gecko EFR32MG21 или Texas Instruments CC2652P, но теперь можно использовать ключи nRF52840 и разработку в качестве координаторов Zigbee благодаря библиотеке zigpy-zboss.

Читать далее «Библиотека zigpy-zboss делает ключи Nordic Semi nRF52840 Zigbee совместимыми с Home Assistant»

Аппаратная платформа OpenEarable с открытым исходным кодом использует экосистему Arduino Nano 33 BLE Sense.

OpenEarable — это аппаратное ушное устройство с открытым исходным кодом, иногда также называемое наушник, которое подходит для вашего уха и основано на том же модуле u-blox NINA-B306, что и плата Arduino Nano 33 BLE Sense.

Помимо модуля Bluetooth LE Nordic Semi nRF52840 Arm Cortex-M4, в конструкцию также входят динамик и ультразвуковой микрофон, 6-осевой IMU и датчик давления, а также схема для батареи, два светодиода и кнопка. кнопка.

Читать далее «Аппаратная платформа OpenEarable с открытым исходным кодом использует экосистему Arduino Nano 33 BLE Sense.»

Чип Cologne GateMate A1 FPGA с 20 480 LE программируется с помощью набора инструментов с открытым исходным кодом

Cologne Chip GateMate A1 — это FPGA с 20 480 логическими элементами, которая лучше всего подходит для приложений с низким энергопотреблением и программируется с помощью цепочки инструментов с открытым исходным кодом на основе nMigen, Yosys и других инструментов с открытым исходным кодом.

FPGA A1 также поставляется с блоком SRAM на 1280 Кбит, четырьмя PLL, четырехъядерным интерфейсом SPI с частотой до 100 МГц, интерфейсом SerDes 5 Гбит/с, и компания предлагает оценочную плату для начала разработки.

Читать далее «Чип Cologne GateMate A1 FPGA с 20 480 LE программируется с помощью набора инструментов с открытым исходным кодом»